[评价] 109-1 阙志达 积体电路设计

楼主: ymiexd (羊咩咩)   2021-01-24 00:51:22
※ 本文是否可提供台大同学转作其他非营利用途?(须保留原作者 ID)
(是/否/其他条件):是
哪一学年度修课:
109-1
ψ 授课教师 (若为多人合授请写开课教师,以方便收录)
阙志达
λ 开课系所与授课对象 (是否为必修或通识课 / 内容是否与某些背景相关)
电机系 (乙)类复选必修
δ 课程大概内容
Chapter 1 Introduction to CMOS
Chapter 2 Devices and Layouts
Chapter 3 Delay (Speed)
Chapter 4 Power
Chapter 5 Wires (Interconnect)
Chapter 6 Gates
Chapter 7 Sequencing (Sequential Circuits Design)
Chapter 8 Datapaths
Chapter 9 Memories
Chapter 10 Power/Clock Distribution, IO, and Packaging
Ω 私心推荐指数(以五分计) ★★★★★
★★★★
η 上课用书(影印讲义或是指定教科书)
N. H. E. Weste and D. Harris, CMOS VLSI Design, 4th Ed., 2011.
以投影片为主,准备考试时如果有看不懂的地方可以再参考课本
μ 上课方式(投影片、团体讨论、老师教学风格)
老师每周上课前会寄一篇IC领域相关的文章(中文的)给大家
上课一开始会先帮大家复习并抽问前一周相关内容跟文章的内容,大概一周
会点三位,有举手答对就可以加分。
上课时以投影片为主,偶尔以板书辅助,大部分有写板书的部分都是重点XD
σ 评分方式(给分甜吗?是扎实分?)
期中考 30%
期末考 30%
作业 10% * 4
Loading不重,作业有适当的跟同学讨论都可以蛮快就写完,而且最后会做
调分(只是调分幅度未知)
ρ 考题型式、作业方式
作业一:一些蛮基本的习题
作业二:一些基本习题+辨认layout并转换成一般的电路图
作业三、四:
这门课的重头戏,似乎每年都是不同的题目,不过都是要自己设计gate-
level的电路并写成verilog,不过有跟同学讨论难度应该都不会太高。
作业四有其中30%是performance的分数,要同时考虑面积和电路运作的
时间,不过助教有特别提醒它只占学期成绩的3%,有多的时间再花在它
身上XDD
考试:
系产的考古题+作业是一定要看熟的,那可以帮你拿到期中八成和期末约
四到五成的分数。期中考的范围比较小所以分数算蛮好掌握,不过期末
考的范围包山包海,如果老师上课有强调的地方没听到大概会比较吃力。
ω 其它(是否注重出席率?如果为外系选修,需先有什么基础较好吗?老师个性?
加签习惯?严禁迟到等…)
不看出席率,不过有举手回答有加分就是了
需要先修过交换电路与逻辑设计、电子学(二)
(或是知道逻辑闸、register和其他的逻辑元件跟一切它们的原理)
Ψ 总结
这算是数位ICS的入门课,有讲述各种芯片设计比较底层的部分,还会告诉你
不少设计电路所需的观念。
不过因为这门课比较偏理论,想要真正接触数位IC的设计流程可以选择继续
修下学期的积体电路设计实验(只是超早就额满了)。
作者: mic2754 (jod)   2021-01-24 02:00:00
课程内容教得很杂,期末的手写verilog太不人道,最后成绩应该是有上调一个等第
作者: Ruin0019 (Ruin0019)   2021-01-24 06:01:00
手写verilog是还好 反正调分后 就算那题空白也没啥差
作者: rumrumrum (台大周杰伦)   2021-01-24 08:53:00
期末真的写不完...
作者: chun10396974 (pulse6974)   2021-01-24 09:51:00
期末设计题直接空着
楼主: ymiexd (羊咩咩)   2021-01-24 10:48:00
我最后手写verilog也空着XDD
作者: hsnuyi (羊咩咩~)   2021-01-24 16:30:00
如果要进这行 课本建议你要买 后面没上到的部分很重要

Links booklink

Contact Us: admin [ a t ] ucptt.com