想请问
为什么事情这么多 专业这么多 市场薪水却不高
我相信很多外商的自己跳下来做 都不一定能做好
特别是那群只会嘴的PM
万事问EE 让EE report给大家听 不好听再去钉 然后下班 喝酒KTV
但为什么市场会变成这样
一定有其原因
1. 真强者EE 真的奴 让PM感受过 google_EE的好用
2. 太多人想做EE 导致市场价值低落
3. 这些杂事 阿猫阿狗都可以学 就像超商员工
4. 那些function team真的比较专业 又比较高薪? 那为什么EE不跳
5. 曾经看过私科大学毕EE+四大国立硕机构 做同一个案子(薪水也差不多)
是否高等EE也是存在 只是不存在在系统厂
※ 引述《wer50888 (逢甲陈柏霖)》之铭言:
: 系统厂EE的话
: 基本技能
: 对电路
: 焊板子
: 对bom表
: 使用示波器量测讯号debug
: 替代料测试
: 然后根据你的产品做相关spec测试
: 把产品拿去lab做认证
: 分成几个阶段
: 案子成立
: 主IC决定
: 开始画线路 选料
: 通常主IC厂商会给一份 公版加 QVL当参考
: 可以试试看咸鱼到底 完全不换
: 一全抄人
: 不过通常不可能
: cost review 会被干爆
: 高阶一点的
: 研究如何cost down
: 不过也通常都是在赌
: 比如说 power consumption 跟ripple
: 算出来平均1.5A
: 峰值2.5A
: 然后IC要求ripple 小于30mv
: 原厂fae建议QVL料通常会到3A以上
: 就找个2.8A 然后找个ripple 40mv的
: 过了就赚到
: 然后就可以去写
: design improvement 的报告
: 考绩UP UP
: 或是那些power ic的L C filter
: 能偷就偷 X7R给他换X5R
: murata给他换国巨 华新科
: 预留0欧姆就给他short
: 过得了EMI就赢 RF没跟你靠腰就赢
: thermal pad拿掉 heatsink不放
: thermal能过 就完美
: 电路 料弄完 进layout
: 技能就是跟别人嘴砲的能力
: 机构
: RF
: 天线
: layout
: 开会的时候开始吵走线 吵净空区
: 吵螺丝位置 押deadline
: 然后跟同team的同事打好关系
: 主ic常常就那几个 多去找资深一点
: 他们通常都有一堆reference 可以给你抄 他cost down 过的东西验证过
: layout 的样子也可以照抄
: 就很有参考价值
: 然后打sample板子 工厂常常会因为制程问题 要求一些接头或是测试点
: 最好就摆在同一面
: 因为这样他们板子过去不用翻面
: 测试时间等于少一半 一片6分钟
: 1W片就是省3W分钟
: 又是一个design improvement
: 然后线宽 高速线 阻抗讯号线
: polar sim算出来 有多粗选多粗
: 工厂制程 假设+-1mil 你的线10mil+-1跟4mil+-1
: 懂的都懂
: 板子回来测试 跟FW SW对好版本
: 有bug CC他们 他们不回CC他老版 CC原厂CC你老板 CC pm
: 把收件名单弄得比 bug内容还大包
: 记得口气要好
: dear
: please
: best regards
: thanks
: 不要漏掉
: debug 换料 rework 跳线 bypass ic
: 示波器调trigger 抓出波型一定要会
: 然后出sample 给客户
: 客户没退就老天保佑 等他们点头
: 这时后英文好就重要了
: PM不懂技术 所以PM对客户都是说好
: 或是根本误会客户的意思
: 然后回来压榨大家
: 如果你可以懂客户说啥 当场跟PM或是客户反应 你就是英雄!
: 合作久了搞不好变成客户那边的team
: 进量产就开始祷告 不要出包
: 出包祈祷PE能解
: 解不掉疫情前就准备飞
: EE大概是这样
: 对PCB设计有兴趣建议去读SI/PI
: 还可以跳IC design 这个还不用读电子学
: 电磁学只要看到传输线就好
: 公式一堆可是可以靠模拟
: 懂Smith chart跟NA TDR怎么用
: 将来可以只要跑SI wave
: structure import进来 变量设好
: 模拟按下去 去吃下午茶
: 回来跟EE嘴砲
: 模拟上OK 实测不行 那是你们hardware designer要debug 模拟本来就只是参考
: 给你们个方向 不要全抄
: 不要觉得实测跟模拟完全一样
: 我可以把你们想试的item加进去模拟
: 这样你们看可不可以?
: 这样子激怒他们XD