Re: [请益] Dram跟logical ICs差别在哪?

楼主: ghost008 (0080)   2019-01-07 00:48:43
※ 引述《MSE2005 (混吃等老死)》之铭言:
: 今天跟友人聊到这话题, 突然有点脑袋当机的fu,
: 讲到Dram, logic IC, 大家都可以马上反应出是哪些公司在做,
: 哪些是该领域技术领先者,
: 但是仔细想想, 对工程师而言, 不管你是在TSMC或是在美光,
: 一样式做黄光, 蚀刻, 电镀.....
: 那两者差别在哪?
: 我可以这样说吗?
: 同样是木工跟水电, 上面设计师不一样(dram, logic),
: 所以有些去盖巨蛋, 有些去盖高铁, 有些去盖豪宅,
: 虽然都是水电木工, 但是后来分化的强项就不一样
: 还是说, dram比较像是专门生产系统柜的公司,
: 然后logic比较像是统包监工(室内设计师)要把不同的家具系统柜最美化
: dram一样有线宽竞争 (虽然该线宽的定义跟logic不同)
: TSMC一样有接dram的单....所以表示TSMC要发展dram也不是不可能,
: 那么, 台湾会输掉dram的原因是什么?
其实,如果你有看过ASIC 的Datasheet,通常可以看出差异
一般来说我们把ASIC分成两类,Analog or Digital
然后再从 Digital 里面分成 Logic , Memory
这里就会知道在常见的Function Block 内,控制讯号是由Logic Units负责
要丢入或预存的资料放在Memory Block 内
接下来把 Memory 拆成 断电后可保存的 ROM 及不能保存的RAM
DRAM其实只是一堆Memory内的分支
在差异上,根据不同分支,可以储存1bit资料的bitcell要花费的面积不同
所以会出现往上堆叠或往下挖隔离沟让pitch降低的设计,目的是在同面积的设计下
能塞的bit量越多,并且速度要能保持在应用的规范内
从测试的PAT内就可以知道,MEMORY 最常用 Checkboard Pat,其值不是0就是1
不是充电就是放电
但是Logic Gate 是用CMOS控制讯号的,基本会有三态 0/1/Z,电路架构上完全不同
DRAM的功能只有储存资料,你也不能在DRAM内塞一个DSP或是Filter
再者DRAM技术与材料皆成熟,专利也被掌握得差不多了
剩下制程稳定度/bonding方式这种花钱的东西可以弄
ASIC还是有考验著Designer的技术及功力(功能功耗面积),甚至单卖IP也能够赚钱
当然也有兜别人IP弄出来结果搞了一团乱的状况,付完IP后算一下毛利根本没赚
回到主题
现在主流的1T1C的DRAM,t要进去最好的状况就是不赔钱,搞不好Flash技术进步
DRAM就要直接吃土了,而且还有南亚科+华邦+美光顶着,专利可能还没别人多
这个世代早就要往RRAM / PRAM / MRAM 这三个方向走了,谁还要去搞成熟制程
这个产业就是风水轮流转,也许再下一个世代,台湾也能占到上风也不一定
作者: q30339 (klin)   2019-01-07 01:36:00
Memory也是有在单卖ip
作者: centra (ukyo)   2019-01-07 08:07:00
专利真的被锁死 台湾DRAM 公司颇惨
作者: sendtony6 (TY)   2019-01-07 08:16:00
胡说八道。。。
作者: driver5566 (司机56)   2019-01-07 08:59:00
建议s也发一篇大家讨论一下
作者: deltarobot (翻出来比大只小只啊)   2019-01-07 10:57:00
某楼只会躲在推文嘴...
作者: jasontmk (牧羊犬~~~)   2019-01-07 11:14:00
有看有推 谢谢
作者: Aquatics (小哈)   2019-01-07 12:18:00
作者: Mcdyess (冷静沉着)   2019-01-07 13:25:00
一堆错误
作者: sendtony6 (TY)   2019-01-07 14:43:00
磁阻跟电阻式的内存要是能取代,美光早就改了
作者: Mcdyess (冷静沉着)   2019-01-07 17:00:00
会把ic分成数位和类比ic,感觉上应该是学生或是刚毕业的人,实际上现在有什么ic没有full custom and apr区块?
作者: loloman (吃饱的感觉真好)   2019-01-11 21:55:00
砲轰别人显示自己的尊爵但自己又不发一篇解释为什么砲

Links booklink

Contact Us: admin [ a t ] ucptt.com