对于新鲜人来说,
问Systemverilog, UVM, SVA没有鉴别度,
因为根本不会.
所以问OOP, 资料结构, 基础数位设计,
问点计算机结构, 算法....
聊一下论文内容和印象深刻的专题,
看看能不能找到有基础程式设计能力
逻辑清楚又有意愿的进来训练
所以看起来的确像是原Po 说的好入门.
稍有工作经验之后,
Systemverilog, UVM 就可以问的你不要不要的,
说会SVA 一定会有机会让你写写看,
其他像是 testbench 架构,
constrained random 概念,
coverage driven 概念,
debug 经验, regression 经验...
如果不是真的有在训练良好的团队磨过,
应该会觉得很难过.
大概是这个状况
※ 引述《PPTplayer (PPTplayer)》之铭言:
: 数位验证在科技业有越来越重要的趋势
: 使用的工具、程式语言不外乎是SystemVerilog, UVM, Formal等等
: 还有一点自动化的工具,例如Perl, Tcl
: 不过这些东西大多要就业才会碰到,学校、资策会或自强都很少学
: 以新鲜人来说,面试下来即使一线dv(螃蟹、发哥)考的东西也不难
: 顶多简单的Verilog或C++ class
: 连资料结构都没有,软韧考的还比较难
: 数位验证是不是科技业最好入门的职位? 即使非电资都有机会
: 发展性、出路甚至不输给FW