[情报] Intel 未发布的6核心拥有有趣的快取设计

楼主: ultra120 (原厂打手 !!!)   2019-12-17 00:05:28
SiSoftware Sandra数据库中出现了未发布的Intel处理器
尽管该6核处理器可能看起来像常见芯片,但其快取设计却指向了全新的架构设计
关于Intel 14nm 处理器的backporting的传闻不断,有可能这可能是Core或Xeon市场的下
一代产品。
因此谈论这6个核心部分的细节时,该处理器有6个核心和12个线程,这没什么特别的
因为Intel之前已经发布了6个核心和12个线程的处理器
Core i7 8700K和几个Xeon产品均提供6个核心和12个线程
第9代Coffee Lake更新系列中没有多线程6核心产品
但即将推出的第10代Comet Lake-S产品将包含其中的一些。
在速度方面,该芯片具有3GHz时脉速度和2.2 GHz IMC
这是相当标准的工程或早期样品,因为它没有名称
但这里有趣的是据测试该平台是Supermicro的双插槽设计。
具体平台是SuperMicro X12DAi-N SMC X12。我们没有该主机板的任何详细讯息
但明确指出有两个芯片。由于SiSoftware数据库将这些处理器检测为Core系列市场
(Core i3 / Core i5 / Core i7)的一部分,而通常被称为有2S平台支援功能的Xeon产
品则会被称为XEON系列。
这可能是由于这些芯片的ES特性所致,并且由于不支援这些芯片
因此软件在正确检测这些芯片方面感到困惑。下一个重要的细节是该处理器有9MB的L3高
速快取
令人惊讶的是每个核心有1.25MB的L2高速快取,在这个6核处理器上有7.5 MB的L2高速快
取。
这是让事情变得更加有趣的地方:Intel第9代产品每个核心有256KB的L2快取
Core-X系列每个核心有1MB的L2快取,而10nm Ice Lake CPU则每个核心有512KB的L2快取

该芯片与L2快取匹配的唯一架构是即将问世的 Tiger Lake系列产品
该产品有与早期Geekbench泄漏中发现的1.25 MB相同的L2快取
Tiger Lake CPU计划于明年在10nm++制程上推出,并且还将有3MB的升级L3快取
而现有的第9代CPU为2MB,Core-X CPU为1.375 MB。但是L3快取与Tiger Lake架构不匹配
因为每个核心3MB意味着在列出的6个核心部分上有18MB的L3快取,而它仅有9MB的L3快取

正如有传言称这6核芯片很可能是我们将10nm核心架构的backporting到14nm
(从Tiger Lake到Rocket Lake)的第一次测试。由于backporting意味着将10nm ++技术
转移到14nm +++,因此我们可能会看到一些变化,例如此泄漏中指出的较小的L3快取设计
否则我们可能只是看到Ice Lake(E)系列中尚未发布的Xeon产品,该产品将于明年上市

来源
https://wccftech.com/intel-unreleased-6-core-cpu-bigger-l2-cache-new-architecture/
XF编译
https://www.xfastest.com/thread-237132-1-1.html
战斗版 i5 6C12T
作者: leung3740250 (jenius921)   2019-12-17 01:19:00
并不是tgl-u,是ice lake sp

Links booklink

Contact Us: admin [ a t ] ucptt.com