既然有人提到了
https://i.imgur.com/vDnuioI.png
这边以我的菜鸡经验
抛砖引玉希望能钓到业界大神
来函授小弟与在座的各位
: ● 让Ethernet信号封包借由传输Transformer的线材及绕线方式和排列位置使信号耦合
变
: ,再运用线与线之间的分布电容量和Transformer/Common Chock的泄漏电感来达成耦合
及
: 耦合效应,让信号频谱部分频段噪声下降又让部分频段信号LOSS降低,使J端到PHY端封
包
: 于完整,减少PHY 端IC CHIP 因TX\RX 及元件等等…损失产生过多补位信号进而使声音
产
: 失真。
抱歉....我孤陋寡闻
看到这段
我只想的到
"rj45 transformer"这个关键字....
: ● 运用LAYOUT技术让信号阻抗Zi&Zo趋于平衡,并运用Miller effect cap及microstri
p?
: 术降低Crosstalk,减少Return Loss。
* Miller effect cap
电子学课本有的东西
米勒效应是一种寄生电容
影响频率响应
https://tinyurl.com/msfxubsr
这里有解说米勒电容的补偿
当然 这毕竟是教科书的知识
实务上的补偿
还是给有经验的人回答好了
* Zi&Zo趋于平衡
即阻抗匹配(wiki就有)
通常百MHz的电路需要考虑进去
除非是非常短的线路
比方说usb端子近来就直接摆USB-UART
这样可以绕过
* Microstrip
https://i.imgur.com/E4rI9Zs.png
https://tinyurl.com/mr2wftxh
其实就是电路板布线的时候
记得在下一层加上Grounding panel
这些路径上是不能过孔的
还有就是噪声敏感的高速线路
Diff Pair也会把旁边挖干净
(要怎么挖 挖掉多少 又是另一种know how)
这些都是认识的RD告诉我的
当然以上两个都不是
这样三言两语能讲完的那么简单
这些know how再看板上有没有
很有经验的人来补充
不过目前这样看下来
这两点对有经验的人来说
应该蛮基本的
: ● 超高精度Clock低温度飘移误差0.5ppm,让IC CHIP运作更精准讯号眼墙更清晰。
通常low drift 的确是会用ppm来标示drift没错
时钟的重要性
其实大部份USB/DP/GE/10GE
的传输编码
会把clock的资讯编进去
(参考nrz或8B/10B)
但这依赖著传输端/接收端的
Reference Clock的精确度
所以Reference Clock真的不能乱给
我自己这边看到的
的确会用很好的时钟
但我这边毕竟算是少量的高价产品区
(先说跟音响无关XD)
这种昂贵的订制时钟还算用的起
消费级产品其实有一个偷吃步:
定时小小的reset整个系统
(其实我们的产品也要)
其实这种reset是写在firmware里面
没有特别去往下挖的人应该是不会有感XD
: ● 超高稳定及超低涟波电源,让数位信号加载在电源上更干净更清晰,信号再生度更
高?
: 想请问板上众神人前辈们…有人可以给翻译翻译吗?XD 我是有看没有懂…
: 这个是真的有两把刷子?还是想办法写得艰涩,就会让人觉得很有科技成份,愿意花大
把
: 子买下去咧XD 闲聊一下~
恩...就是电源处理
其实问很多头发已经白的Analog RD
最难的地方是哪里
大概都会跟你说"电源"
数位的RD比较少说这个东西
但其实再一些规格里面
确实会制定电源的ripple至少要多少以下
比方说VME或者Xilinx/Altera(现在应该是AMD/Intel)的Transceiver
自己听到的别的单位遇到的问题
的确有换供电机箱之后
BER差了2个order...
然后那两个机箱都号称电源有在spec里面
而且也都不便宜....